ADC基准电压源设计中的挑战和要求

2019-07-24 15:34发布

      高分辨率、逐次逼近型ADC的整体精度取决于精度、稳定性和其基准电压源的驱动能力。ADC基准电压输入端的开关电容具有动态负载,因此基准电压源电路必须能够处理与时间和吞吐速率相关的电流。某些ADC片上集成基准电压源和基准电压源缓冲器,但这类器件在功耗或性能方面可能并非最佳——通常使用外部基准电压源电路才可达到最佳性能。本文探讨基准电压源电路设计中遇到的挑战和要求。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
comeon201208
2019-07-25 03:24
      若要支持该电流,同时保持基准电压的无噪声特性,需在尽可能靠近基准电压输入放置一个高数值、低ESR的储能电容,通常为10 μF或更大。较大的电容会进一步平滑电流负载,并降低基准电压源电路的负担,但极大的电容会产生稳定性问题。基准电压源必须要能提供灌满基准电容所需的平均电流,而不会导致基准电压下降过大。在ADC数据手册中,基准输入电流平均值通常在特定的吞吐速率下指定。例如,在AD7980数据手册中,将1 MSPS下5 V基准电压源的平均基准电流指定为330 μA典型值。两次转换之间不消耗电流,因此基准电流随吞吐速率成线性变化,在100 kSPS时降至33 μA。基准电压源——或基准电压缓冲器——在最高的目标频率下必须具有足够低的输出阻抗,以便在ADC输入端保持电压水平,使电压不至于因为电流而产生太大的压降。

一周热门 更多>