ADC基准电压源设计中的挑战和要求

2019-07-24 15:34发布

      高分辨率、逐次逼近型ADC的整体精度取决于精度、稳定性和其基准电压源的驱动能力。ADC基准电压输入端的开关电容具有动态负载,因此基准电压源电路必须能够处理与时间和吞吐速率相关的电流。某些ADC片上集成基准电压源和基准电压源缓冲器,但这类器件在功耗或性能方面可能并非最佳——通常使用外部基准电压源电路才可达到最佳性能。本文探讨基准电压源电路设计中遇到的挑战和要求。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
comeon201208
2019-07-25 11:40
本帖最后由 comeon201208 于 2013-9-20 17:35 编辑

AD7980为16位ADC,其IREF= 330 μA,VREF= 5 V;使用该ADC作为确定基准电压源是否具有足够驱动能力的示例,则对于1/2 LSB压降,最大允许输出阻抗为:


      大部分基准电压源不指定输出阻抗,但会指定负载调整率,通常以ppm/mA表示。将其乘以基准电压并除以1000即可转换为输出阻抗。例如,ADR435超低噪声XFET 5V基准电压源指定流出电流时的最大负载调整率为15 ppm/mA。转换为电阻,可得:

一周热门 更多>