ST资料中关于“VDD_FT”的描述是不严肃的

2020-01-04 18:47发布

我的“关于5V容忍电压的实验”:
0. 实验芯片:STM32F101C6T6A。
1. 置PB6于OG输出模式。
2. 5V容忍脚(选PB6)串接12K电阻到“外接电压”。
3. “外接电压”=8.00V,VPB6在输出1,0时,分别为7.92V和0.02V。
4. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.02V。
5. 5V容忍脚(选PB6)串接200欧姆电阻到“外接电压”。
6. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.66V。

结论:ST资料中关于“VDD_FT”的描述是不严肃的。

关于这个问题的讨论已经1年半了。
刚发的帖子“__STM32__,关于开漏输出,是否已有结论? ”又得不到回应。很不高兴。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
56条回答
elder60
2020-01-06 02:57
和EEPROM擦写次数等等有关吗?别扯远了。
破坏性实验吗?12K电阻啊。我做实验是有分寸的。所以只做到8V。

“实际上,你不应该在超出允许范围的工作条件下使用该产品。”再说一边,我没有。不要乱说。
__STM32__在【8楼】 讲的,我是明白的,重复是无意义的。

请你回答的是:VDD_FD到底有没有?你可以回答不知道。

一周热门 更多>