KL25的ad受射频干扰(已解决)

2020-02-20 20:44发布

本帖最后由 FSL_TICS_ZJJ 于 2014-11-10 09:45 编辑

KL25的ad受射频干扰后ad值变为0,看勘误手册
“ADC: In 16-bit differential mode, ADC may result in a conversion error when positive input is near upper
rail reference voltage”
我的确使用的是16位差分模式,看到这条消息我将ad配制成单端,以及其它12位,8位等,但是受射频干扰后ad值依然会变为0,这是怎么回事?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
40条回答
FSL_FAE_JiCheng
2020-02-24 21:33
gaolf_2012 发表于 2014-11-10 09:31
十分感谢飞思卡尔现场技术应用工程师--纪成同淆,adc受到干扰的元凶终于找到了是时钟,不能采用总线时钟或 ...

呵呵,不客气,您也不容易啊。
不过,我觉着可能干扰从晶振的管脚串进去的,所以如果使用内部晶振不知道会不会还有问题。另外,如果觉着使用异步时钟采样慢的话,可以尝试把硬件平均次数减少从而提高采样率。

一周热门 更多>