设计的运放电路出了点问题,求前辈高人指点!

2019-07-16 18:40发布

1.png
如图,前半部分电路,R54-2是采样电阻,接在负载供电电路中,当有负载时,电阻上有电流通过,FY_1_15V1和FY_1_15V2之间会有压降,即采样电压值。后半部分电路中前一个运放是对采样电压值做比例运算,后一个运放是把前一个运放的输出和0.7V做比较(0.7V由D19钳位得到),比较结果由D18指示并被单片机采集。整个电路的功能就是检测负载有没有接(接负载的电路没有画出来)。在没有接负载的时候D18应该不亮,并且FY_1_LINK是高电平。但是现在的问题是,没有接负载,D18点亮并且FY_1_LINK是低电平,将R54-2这个采样电阻短路了也是一样的结果,测量运放1脚上有13.64V的电压,不知道问题出在了哪里,求高手前辈们指点,拜谢!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。